Содержание

При построении высоковольтных стабилизаторов (Uвых > З0 В) целесообразно ис¬пользовать схемы высоковольтных усилителей. На рис. 7.6 показана схема высоковольт¬ного стабилизатора, где ОУ «взвешен» относительно входа эмиттерного повторителя, построенного на транзисторе V3. Характерной особенностью схемы является наличие как ООС, так и ПОС в усилителе. В момент включения питания цепь ООС выключена (стабилитрон VI заперт), вследствие чего выходное напряжение нарастает релаксационно до уровня, при котором происходит пробой стабилитрона VI.

Выдержка из текста

При построении высоковольтных стабилизаторов (Uвых > З0 В) целесообразно ис¬пользовать схемы высоковольтных усилителей. На рис. 7.6 показана схема высоковольт¬ного стабилизатора, где ОУ «взвешен» относительно входа эмиттерного повторителя, построенного на транзисторе V3. Характерной особенностью схемы является наличие как ООС, так и ПОС в усилителе. В момент включения питания цепь ООС выключена (стабилитрон VI заперт), вследствие чего выходное напряжение нарастает релаксационно до уровня, при котором происходит пробой стабилитрона VI.

Список использованной литературы

При построении высоковольтных стабилизаторов (Uвых > З0 В) целесообразно ис¬пользовать схемы высоковольтных усилителей. На рис. 7.6 показана схема высоковольт¬ного стабилизатора, где ОУ «взвешен» относительно входа эмиттерного повторителя, построенного на транзисторе V3. Характерной особенностью схемы является наличие как ООС, так и ПОС в усилителе. В момент включения питания цепь ООС выключена (стабилитрон VI заперт), вследствие чего выходное напряжение нарастает релаксационно до уровня, при котором происходит пробой стабилитрона VI.

Похожие записи